doi:10.11887/j.cn.202205009

http://journal. nudt. edu. cn

# 并行规约与扫描原语在 ReRAM 架构上的性能优化<sup>\*</sup>

金 洲,段懿洳,伊恩鑫,戢昊男,刘伟峰 (中国石油大学(北京)信息科学与工程学院,北京 102249)

摘 要:规约与扫描是并行计算中的核心原语,其并行加速至关重要。然而,冯·诺依曼体系结构下无 法避免的数据移动使其面临"存储墙"等性能与功耗瓶颈。近来,基于 ReRAM 等非易失存储器的存算一体架 构支持的原位计算可一步实现矩阵 - 向量乘,已在机器学习与图计算等应用中展现了巨大的潜力。提出面 向忆阻器存算一体架构的规约与扫描的并行加速方法,重点阐述基于矩阵 - 向量乘运算的计算流程和在忆 阻器架构上的映射方法,实现软硬件协同设计,降低功耗并提高性能。相比于 GPU,所提规约与扫描原语可 实现高达两个数量级的加速,平均加速比也可达到两个数量级。分段规约与扫描最大可达到五个(平均四个) 数量级的加速,并将功耗降低 79%。

关键词:规约;扫描;ReRAM;存算一体架构;并行计算 中图分类号:TN95 文献标志码:A 开放科学(资源服务)标识码(OSID): 文章编号:1001-2486(2022)05-080-12



# Accelerating parallel reduction and scan primitives on ReRAM-based architectures

#### JIN Zhou, DUAN Yiru, YI Enxin, JI Haonan, LIU Weifeng

(College of Information Science and Engineering, China University of Petroleum, Beijing 102249, China)

Abstract: Reduction and scan are two critical primitives in parallel computing. Thus, accelerating reduction and scan shows great importance. However, the Von Neumann architecture suffers from performance and energy bottlenecks known as "memory wall" due to the unavoidable data migration. Recently, NVM (non-volatile memory) such as ReRAM (resistive random access memory), enables in-situ computing without data movement and its crossbar architecture can perform parallel GEMV (matrix-vector multiplication) operation naturally in one step. ReRAM-based architecture has demonstrated great success in many areas, e.g. accelerating machine learning and graph computing applications, etc. Parallel acceleration methods were proposed for reduction and scan primitives on ReRAM-based PIM(processing in memory) architecture, the computing process in terms of GEMV and the mapping method on the ReRAM crossbar were focused, and the co-design of software and hardware was realized to reduce power consumption and improve performance. Compared with GPU, the proposed reduction and scan algorithm achieved substantial speedup by two orders of magnitude, and the average acceleration ratio can also reach two orders of magnitude. The case of segmentation can achieve up to five (four on average) orders of magnitude. Meanwhile, the power consumption decreased by 79%.

Keywords: reduction; scan; ReRAM; processing in memory; parallel computing

规约和扫描是并行计算中的两个核心原语,对 诸多并行计算的性能有着显著影响。并行规约是 并行点积、并行矩阵乘法、计数等并行算法中的一 个常见操作<sup>[1-2]</sup>。并行扫描的应用包括排序(快速 排序和基数排序)和合并、图计算(如最小生成树、 连通分量、最大流、最大独立集、双连通分量等),以 及计算几何(如凸包、多维二叉树构建、平面最近点 对等)<sup>[3-12]</sup>。此外,规约和扫描还对基本线性代数 子程序中稀疏矩阵 – 向量乘(sparse matrix vector multiplication, SpMV)、稀 疏 矩 阵 - 矩 阵 乘 (general sparse matrix matrix multiplication, SpGEMM)等矩阵运算的性能具有显著影响<sup>[13]</sup>, 这些矩阵运算在气象预报、大规模电力系统仿真 等科学与工程计算中具有广泛的应用。因此,规 约与扫描原语的并行加速具有重要的研究价值。

加速规约与扫描原语的一般思路是利用 CPU、GPU 等多核或众核处理器以并行的方式执 行算法,可以带来成倍的性能提升<sup>[14]</sup>。然而,传

<sup>\*</sup> 收稿日期:2021-12-27

**基金项目:**国家自然科学基金资助项目(61972415);计算机体系结构国家重点实验室开放课题资助项目(CARCHA202115) 作者简介:金洲(1990—),女,江苏盐城人,讲师,博士,E-mail;jinzhou@cup.edu.cn; 刘伟峰(通信作者),男,教授,博士,博士生导师,E-mail;weifeng.liu@cup.edu.cn

统的冯·诺依曼体系结构中计算单元与存储单 元之间频繁的数据吞吐会严重影响总体计算性 能。与计算本身功耗相比,操作数移动功耗可 达10倍之多<sup>[15]</sup>。同时,为了满足对内存带宽不 断增长的需求,片外互连传输速率的增长速度 快于每比特能量下降的速度,从而导致更高的 峰值功耗<sup>[16]</sup>。

近来,采用基于忆阻器等新型非易失存储器件的存算一体技术逐渐成为一个新的热点研究内容<sup>[11]</sup>。由其构成的内存架构最显著的特点是具有原位计算<sup>[9]</sup>的能力,可从根本上避免数据的移动。其中,应用较为广泛的一种是氧化还原阻性存储器(resistive RAM, ReRAM)。相比其他非易失存储器,如相变存储器(phase-change RAM, PCM)、自旋转移扭矩存储器(spin-transfer torque RAM, STT-RAM)等,ReRAM 具有集成密度大、开关速度快、操作功耗低、开启/关闭阻值比高、多值存储、耐久性高,以及与CMOS 制备工艺兼容性好等诸多优点,是更具吸引力的方案<sup>[11]</sup>。

基于 ReRAM 的存算一体架构可使用结构化 的交叉阵列和基本的欧姆定律并行地计算矩阵向 量乘法(matrix-vector multiplication, GEMV),可参 见文献 [16-18]。ReRAM 架构已在机器学习、 图计算等依赖 GEMV 的计算密集型应用中展现 了巨大的潜力。Chi 等<sup>[17]</sup> 最早设计了基于 ReRAM 的深度学习加速器 PRIME。He 等<sup>[19]</sup>提 出了考虑 ReRAM 状态和功耗之间关系的神经网 络加速器 SARA。3DICT<sup>[20]</sup>实现了神经网络训练 中的反向传播。在图计算方面, Dai 等<sup>[21]</sup>提出了 一种在混合存储多维数据集阵列上进行图形处理 的存内处理架构 GraphH; Huang 等<sup>[22]</sup>提出了基于 三维 ReRAM 的大规模并行图处理加速器 RAGra; Nai 等<sup>[23]</sup>提出了一种图计算的全栈解决 方案 GraphPIM。然而,如何将规约和扫描原语应 用到只适合 GEMV 运算的 ReRAM 架构上,仍存 在以下多个关键挑战。

1)如何将不依赖 GEMV 的规约与扫描原语 在忆阻器阵列上实现加速,尤其是如何将不同长 度的数据映射到固定尺寸的、只支持较小矩阵运 算的交叉阵列上。

2)如何将科学计算中所需的较高精度数据 映射到只支持2~6 bit 的 ReRAM 单元上,并一步 实现矩阵的乘加运算。

3)如何设计电路和架构使其尽可能地匹配 加速算法并实现数据重用,减少擦写次数,避免写 操作带来额外功耗。 本文面向基于 ReRAM 的存算一体架构,以 矩阵乘法的形式进行规约和扫描算法的加速,将 其不同规模问题高效地映射到固定尺寸的忆阻器 阵列上,同时展示实现上述算法所需的电路设计 与硬件架构,实现软硬件协同设计。并与当前最 先进的 GPU 实现方法进行对比,验证了所提算法 的高性能与低功耗。

# 1 研究背景

#### 1.1 规约和扫描算法

将在这一小节简要介绍规约、扫描以及分段 规约与分段扫描四个核心原语,简单回顾其基本 并行算法以及当前最先进的 GPU 加速并行算法。 首先,给出如下基本定义。

**定义1** 给定长度为*n*的输入序列,如*x*<sub>1</sub>, *x*<sub>2</sub>, *x*<sub>3</sub>, …, *x<sub>n</sub>*,规约原语计算并输出结果:

$$\sum_{j=1}^{n} x_j \tag{1}$$

**定义2** 给定长度为*n*的输入序列,如*x*<sub>1</sub>, *x*<sub>2</sub>, *x*<sub>3</sub>, …, *x<sub>n</sub>*, 扫描原语计算并输出包含*n*个结 果的序列:

$$x_1, x_1 + x_2, \cdots, \sum_{j=1}^n x_j$$
 (2)

**定义3** 给定输入序列包含 *k* 个长度为 *m* 的 子段,分段规约原语计算并输出包含 *k* 个结果的 序列:

$$\sum_{j=1}^{m} x_j, \sum_{j=m+1}^{2m} x_j, \cdots, \sum_{j=(k-1)m+1}^{km} x_j$$
(3)

**定义4** 给定输入序列包含 k 个长度为 m 的 子段,分段扫描原语计算并输出包含 km 个结果的 序列:

$$x_{1}, x_{1} + x_{2}, \dots, \sum_{j=1}^{m} x_{j}, x_{m+1}, \dots, \sum_{j=m+1}^{2m} x_{j}, \dots,$$
$$x(k-1)m + 1, \dots, \sum_{j=(k-1)m+1}^{km} x_{j}$$
(4)

规约与扫描的一种常见并行方式是将其拆分 为多个可并行的子任务,并对其结果进一步规约 或扫描,通过多次迭代得到最终结果。GPU上的 规约和扫描大多通过 warp 级、block 级以及 grid 级三个层次联合实现。一个 block 包含多个 warp,warp 级的规约结果在 block 级再次规约,在 grid 级对 block 级结果进行规约,并形成最终完整 的规约结果。warp 级的规约和扫描操作通常通 过 shuffle 指令来完成,算法1展示了其计算过程, 一个 warp 中的多个线程通过寄存器来共享数据, 而无须同步或共享内存。

| Alg. 1 Reduction and scan algorithms on GPU with                    |
|---------------------------------------------------------------------|
| shuffle instructions                                                |
| 输入:待求解数列                                                            |
| 输出:求解后返回值                                                           |
| _device_half warp_reduce( half val) {                               |
| <pre>for( int offset = WARP_SIZE/2; offset &gt;0; offset/ =2)</pre> |
| <pre>val + =_shfl_down_sync(0xFFFFFFFFU, val, mask);</pre>          |
| return val;}                                                        |
| _device_half warp_scan(half val) {                                  |
| <pre>for(int offset = 1; offset &lt; WARP_SIZE; offset * = 2)</pre> |
| <pre>auto n = _shfl_up_sync(0xFFFFFFFU, val, mask);</pre>           |
| if(laneid > = offset)                                               |
| val + = n;                                                          |
| return val;}                                                        |

GPU 上使用 shuffle 的规约和扫描算法

# 1.2 ReRAM

ReRAM 是一种新兴的非易失性存储器,具有高密度、快速读取和低漏功率等优点,是极具前途的构建未来存算一体体系结构的非线性元器件<sup>[9]</sup>。ReRAM 可通过改变单元电阻来存储信息,其中一种实现方式是以金属氧化层作为阻变特性材料,其金属 - 绝缘体 - 金属结构如图1(a)所示,由顶部电极、底部电极以及夹在电极之间的金属氧化物层组成。通过施加外部激励,ReRAM 单元可以实现在高阻态(关闭状态)和低阻态(开启状态)之间切换,这两种状态可分别用于表示逻辑的0和1。其伏安特性曲线如图1(b)所示。

ReRAM 的 crossbar 交叉阵列<sup>[15]</sup>结构还可以天



Fig. 1 ReRAM physical structure and its electrical characteristics

然地实现乘加运算,通过模拟计算的方式将  $O(n^2)$ 复杂度的 GEMV 计算变为 O(1)复杂度,极 易应用到有大量矩阵向量乘计算的神经网络及神 经形态芯片中。ReRAM 的交叉阵列结构如图 2 所示,将 ReRAM 单元连接到同一行的称为字线, 连接到同一列的称为位线,电压从字线输入,电流 从位线输出。将矩阵中的值编程为各 ReRAM 单 元的电导 G,向量以电压的形式输入,连接到相同 字线的 ReRAM 单元共享同一个输入电压  $V_i$ ,根 据欧姆定律和基尔 霍夫电 流定律 (Kirchhoff's current law, KCL),可得到流过各 ReRAM 单元的 电流  $I = V \cdot G$ ,连接到相同位线的 ReRAM 单元输 出的电流之和即为 GEMV 的一个结果。

ReRAM 的交叉阵列被证明可以有效地加速



图 2 使用 ReRAM 的 crossbar 交叉阵列实现的乘加运算 Fig. 2 Implementation of GEMV operation through the ReRAM crossbar

算法1

神经网络计算,其中主要考虑卷积层和全连接层, 全连接层的本质为矩阵向量乘,卷积层则可转化 为矩阵矩阵乘,使得非常适合在 ReRAM 上进行 计算,如将数值较为稳定的学习参数(卷积层的 卷积核和全连接层的权值)映射到计算单元,利 用 ReRAM 天然的并行计算优势提高训练效 率<sup>[17]</sup>。ReRAM 也被用于处理图计算问题,通过 稀疏矩阵压缩<sup>[15]</sup>、切片技术或剪枝<sup>[24]</sup>,可将图计 算中的矩阵运算映射到 ReRAM 阵列中,提高计 算效率。总的来说,通过压缩稀疏格式和找到良 好的映射方法,ReRAM 可以很好地提高神经网 络、图计算等应用的效率。

# 2 并行加速算法

与 GPU 类似, 在基于 ReRAM 存算一体架构 上的并行规约与扫描操作也可以被划分到多个亿 阻器阵列上并行计算, 并将结果再次分配到多个 忆阻器阵列上进行并行规约与扫描, 通过多次迭 代得到最终结果。因此, 忆阻器阵列上的高效规 约算法是忆阻器阵列间进一步并行的基础和前 提。这里, 将重点阐述忆阻器阵列上对不同长度 数据进行规约与扫描操作的计算方法, 即忆阻器 阵列级别的规约与扫描算法, 阵列间的操作则与 阵列上类似。核心在于将扫描与规约运算转换为 矩阵乘法或矩阵乘加的形式, 映射到忆阻器阵 列上。

## 2.1 规约

规约操作可较为直观地变为如式(5)所示矩 阵向量乘的方式,但忆阻器的阵列是固定且较小 的,无法将任意尺寸的规约操作直接映射并实现 到忆阻器阵列上。本文将以16×16的忆阻器阵 列为例,介绍适用于固定尺寸忆阻器架构的、利用 GEMV 实现的规约算法。该方法可扩展至任意尺 寸的忆阻器阵列。

$$\boldsymbol{R}(x_1, x_2 \cdots x_n) = \begin{bmatrix} 1 \ 1 \ \cdots \ 1 \end{bmatrix} \times \begin{bmatrix} x_1 & \cdots & 0 \\ \vdots & & 0 \\ x_n & \cdots & 0 \end{bmatrix}$$
(5)

首先,考虑较为简单的两种情况。①对包含 16个子段(长度均为16)总长为256的输入序列 进行分段规约,其计算方式如图3、图4所示,将 输入序列以列优先存储的方式映射到忆阻器阵列 上,则每个子段可被映射到忆阻器阵列的一列上, 利用式(5)矩阵向量乘法的方式,以全1向量作 为输入电压,每条位线上的输出电流即为分段规



图 3 Reduction 16 的计算方式(矩阵形态) Fig. 3 Calculation method of reduction 16(in matrix form)



图 4 Reduction 16 的计算方式(忆阻器形态)

Fig. 4 Calculation method of reduction16(in crossbar form)

约的结果。②对子段长度为 256 的输入序列进行 规约,并将元素以列优先的方式将其映射至忆阻 器阵列上,复用上述情况①的计算过程,将情况① 获得的结果再次以列优先存储的方式映射到忆阻 器阵列上,与全1向量相乘,通过一次迭代即可获 得最终结果,如图 5、图 6 所示,该过程共需完成 两次 GEMV 运算。



图 5 Reduction 256 的计算方式(矩阵形态) Fig. 5 Calculation method of reduction 256(in matrix form) 有上述两个基本原语之后,任何子段规约均





可以表示为 16 倍数或 256 倍数长度。这里将分 别考虑这两种情况:

1)一种对子段长度为 16 倍数的序列进行规 约,将其中每 16 个元素看作一个基本单位块,如 图 7、图 8 所示,以 16N 作为长度间隔,分别取出 长度为 16 的基本单位块,将其以列优先存储的方 式写入第一次运算的 ReRAM 阵列(即放入第一 列与第二列的数据之间间隔为 16N),接着取 16N 中的第二块数据并再次以 16N 为间隔,依次取出 多个块写入下一次运算 ReRAM 阵列中,并与上 一次运算的规约结果向量累加,则可得到每个 16N 分段前两个块的部分规约结果。以此类推, 直至做完为止。即取各子段中前 16 个元素依次 映射为忆阻器阵列上的一列,与全 1 向量相乘,得 到各子段前 16 个元素的规约结果后,对各子段中 第二组 16 个元素以同样方式依次映射,并将第一次规约的结果映射至忆阻器阵列的第*i*+1行(*i*=16),再次与全1向量相乘,则可以得到各子段前32 个元素规约结果。计算 16 个 16*N* 长度的分段









图 8 Reduction16N的计算方式(忆阻器形态) Fig. 8 Calculation method of reduction16N(in crossbar form)

规约共需 N 次迭代,其详细计算过程如算法 2 所示。这种方式更适合忆阻器阵列较少,单个忆阻器阵列上需计算数据的总长较长的情况。

Alg. 2 Reduction 16N algorithm

**输入:**待求解数组 V,长度 V. length,分段 V. segment **输出:**Reduction16N的计算结果

for  $j = 0 \rightarrow 16$  do R16N[0] = Reduction(V16N<sub>[j]</sub>[0]) end for for  $i = 1 \rightarrow N$  do for  $j = 0 \rightarrow 16$  do R16N<sub>[j]</sub> + = 1 \* Reduction(V16N<sub>[j]</sub>[i]) end for end for

2)另一种是对子段长度为256 倍数的输入序 列进行规约,对 N 个长度为256 的序列分别调用 上述情况②的计算过程,并将每个256 序列的规 约结果标量累加到下一个256 序列上。然而,该 方法的缺点是共需2N次乘加运算,每一个256 长度的规约都多计算了一次矩阵乘法。如图9、 图10 与算法3 所示,将每一个256 长度规约计算 的结果映射至下一个256 长度运算的忆阻器阵列 的第*i*+1行(*i*=16),与全1 向量相乘后,前一个 256 长度规约计算的结果被直接累加在下一个 256 长度远算结果上,最终对累加后的结果进行 一次规约操作即可,该方法进一步优化了计算过 程,将运算次数减少为N+1。

对于子段长度在(256m,256(m+1))区间的 序列还可以结合上述两种原语进一步优化性能,即 利用 256 倍数原语对于 256m 长度的数据进行规 约,而对剩余序列则利用 16 倍数原语进一步加速。



图 9 Reduction256N的计算方式(矩阵形态) Fig. 9 Calculation method of reduction256N (in matrix form)

此外,在此基础上,阵列间还可以进行并行规 约,以256N长度的序列为例,将数据切分成N个长 度为256的序列,调用情况①则可得到N个256序 列中以长度为16划分的分段结果,调用情况②将每 个长度为256序列的部分结果写进忆阻器阵列的每 一列,给定输入向量1,则可得到N个以256为长度 的子段规约结果,将N个结果再调用一次情况②, 以此类推,则共需两次或多次迭代(log<sub>16</sub>256N次迭 代)完成所需运算。可将阵列级规约方法和阵列间 并行规约方法相结合,对不同规模的输入序列可自 由选择多种不同算法进行组合,以达到最优性能。



图 10 Reduction256N的计算方式(忆阻器形态) Fig. 10 Calculation method of reduction256N(in crossbar form)

| Alg. 3   | Reduction256N | algorithm |
|----------|---------------|-----------|
| <u> </u> |               | ·· · · ·  |

| <b>输入:</b> 待求解数组 V, V. length, V. segment      |
|------------------------------------------------|
| 输出:Reduction256N的计算结果                          |
| $V1 = V[0] \rightarrow V[255]$                 |
| R16 = Reduction16(V1)                          |
| for $i = 1 \rightarrow N$ do                   |
| $V[1] = V[i * 256] \rightarrow V[(i+1) * 256]$ |
| $R16_1 = Reduction16(V1)$                      |
| for $j = 0 \rightarrow 16$ do                  |
| $R16[j] + = 1 * R16_1[j]$                      |
| end for                                        |
| end for                                        |
| R256N = Reduction 256(R16)                     |

# 2.2 扫描

忆阻器阵列级的扫描算法如图 11、图 12 和 算法4所示,与规约算法不同的是,该方法将输入 序列以行优先存储的方式映射至忆阻器阵列。首 先将以行优先存储方式形成的矩阵 C 与数值均为 1 的上三角矩阵相乘,可得到每行数据的前缀和结 果,记为矩阵 CU。接着以数值为1的下三角矩阵 (对角线为0)与矩阵 C 相乘,得到矩阵 LC,其中第 一行为0,第2~n行是C矩阵的前(n-1)行在列 上的前缀和结果。最后,将 LC 矩阵与全1 矩阵相 乘,则可在每一行的每个位置上均得到该行的规约 结果,即为每一行在其之前的所有数据的总和,将 得到的结果加上 CU 矩阵即可得到最终扫描原语 的结果。通过两次矩阵乘法与一次矩阵加法共三 个步骤,即可完成扫描的计算任务。以16×16的 矩阵运算为例,则该运算可得到分段为256的序列 前缀和结果,若分段长度为16,则仅需阵列级扫描 算法即可完成 16 个子段长度为 16 的序列的扫描



图 11 基于 ReRAM 架构阵列级扫描算法(矩阵形态) Fig. 11 Array level scan algorithm ReRAM-based architecture(in matrix form)



图 12 基于 ReRAM 架构阵列级扫描算法(忆阻器形态) Fig. 12 Array level scan algorithm ReRAM-based architecture(in crossbar form)

计算。对于子段为 16 倍数或 256 倍数序列的规约 与扫描原语的计算思想类似,这里不再赘述。

算法4 分段扫描算法

| Alg. 4 Segment scan algorithm                  |
|------------------------------------------------|
| <b>输入:</b> 待求解数组 V, 阵列规模 N: V. length          |
| 输出:分段扫描计算结果                                    |
| for $i = 1 \rightarrow N - 1$ do               |
| for $j = 0 \rightarrow N - 1$ do               |
| C[i][j] = V[k + +]                             |
| end for                                        |
| end for                                        |
| for $i = 1 \rightarrow N - 1$ do               |
| for $j = 0 \rightarrow N - 1$ do               |
| CU[i][j] = C[i][j] * U[i][j]                   |
| LC[i][j] = L[i][j] * C[i][j]                   |
| end for                                        |
| end for                                        |
| k =0                                           |
| for $i = 1 \rightarrow N - 1$ do               |
| <b>for</b> $j = 0 \rightarrow N - 1$ <b>do</b> |
| R[i][j] = LC[i][j] * 1[i][j] + CU[i][j]        |
| V[k + +] = R[i][j]                             |
| end for                                        |
| end for                                        |

阵列间的并行扫描方法如图 13 所示(以迭代 一次作为示例),将输入序列划分到多个忆阻器阵 列上,对每个划分利用阵列级扫描原语进行操作,

• 87 •

收集各划分序列的最大数(最后一个结果)形成新的较短待扫描序列,迭代上述过程,直至最终扫描 序列长度≤256(即1次可完成扫描操作的序列长 度),将扫描结果逐个累加至上一次迭代所扫描序列 的各数值上(即将每个位置扫描结果矩阵的值均与 上一次迭代相应矩阵进行加法操作),重复回代加法 的操作,直至迭代展开至最原始的序列,则得到整个 序列的扫描结果。完整的计算流程如算法5所示。



图 13 阵列间的并行扫描算法 Fig. 13 Bank level parallel scan algorithm

算法 5 阵列间并行扫描算法

Alg. 5 Bank\_level parallel scan algorithm

| <b>输入:</b> 待求解数组 V, 阵列规模 N: V. length                                                 |
|---------------------------------------------------------------------------------------|
| 输出:扫描结果                                                                               |
| k = 0                                                                                 |
| $V_{max[k]} = GetMax(Segment scan(V))$                                                |
| <b>While</b> $(V_{\max[k]})$ . length >256 <b>do</b>                                  |
| $V_{max[++k]} = GetMax(Segment scan(V_{max[k]}))$                                     |
| end while                                                                             |
| for $i = k \rightarrow 1$ do                                                          |
| $len = V_{max[i]}$ . length                                                           |
| for $j = 0 \rightarrow len do$                                                        |
| <b>for</b> $l = j * len \rightarrow (j + 1) * len do$                                 |
| $V_{\max[i-1]}[1] + = V_{\max[i]}[j]$                                                 |
| end for                                                                               |
| end for                                                                               |
| end for                                                                               |
| for $i = 0 \rightarrow V_{\max[0]}$ . length <b>do</b>                                |
| $\mathbf{V}\left[ \mathbf{i} \right] = \mathbf{V}_{\max[0]}\left[ \mathbf{i} \right]$ |
| end for                                                                               |

### 2.3 忆阻器架构及映射

上述算法涉及多个如 *R* = *A* × *B* + *C* 模式的 矩阵乘加运算,对于该类型运算可如图 14 所示, 将矩阵 *B* 映射到 ReRAM 交叉阵列的上半部分, 其中每两个 ReRAM 单元表示一个数据,矩阵 *C* 以相同方式被映射到 ReRAM 交叉阵列的下半部 分,将 *A* 矩阵作为输入向量的上半部分,下半部 分以对角为1 的矩阵补齐,通过如上操作,可一步 实现矩阵的乘加操作。值得注意的是,本文所有 的矩阵乘法、加法、乘加运算均可以这种方式映射 到 ReRAM 交叉阵列上一步实现,即只需控制不 同的输入向量即可,如纯粹的矩阵乘法将 *C* 矩阵 或 *C* 矩阵对应的输入向量设为0即可。

此外,为满足科学计算等应用中对规约与扫 描原语较高精度的需求,可将数据通过比特切片 的方式映射到多个忆阻器阵列上,在单个交叉阵 列上则利用两个相邻单元来存储相同数据(如





16×16 的矩阵可被映射到 16×32 的忆阻器阵列 上),并通过移位与加法实现完整的运算得到最终 结果。以32 bit 精度的数据为例,该数据切片方 式与上述映射方式相结合,则16×16矩阵乘加运 算可在8个 ReRAM 阵列上一步实现(单个 ReRAM 单元存储2 bit)。

图 15 展示了基于上述电路设计的加速规约 与扫描原语的存算一体系统架构,与上文所述的 计算流程、映射方法以及数据切片相结合,达到软 硬件协同设计的目标。该架构包含多个 bank,每 个 bank 包含多个计算单元,每个计算单元包含多 个 ReRAM 阵列,此外,还包含控制单元、输入输 出 buffer、数据 buffer 和互联,以及数字模拟转换 器(digital-to-analog converter, DAC)、模拟数字转 换器(analog-to-digital converter, ADC)外围电路 与移加器等多个组成部分。单个 ReRAM 阵列可 选择从字线或位线输入,多个 ReRAM 阵列之间 可并行地进行运算。



图 15 ReRAM 加速器的架构 Fig. 15 Architecture of ReRAM accelerator

在扫描原语中,步骤②和步骤③(见图 11)两 步中涉及对相同矩阵 C 的操作,可将 C 矩阵在 ReRAM 阵列上复用,而无须进行两次较为耗时的 ReRAM 写操作,其对应的电路设计如图 15 所示, 通过片选决定输入与输出的端口。将 C 矩阵编 程写入 ReRAM 阵列,步骤②需对矩阵 C 的行进 行点积操作,而步骤③需对 C 矩阵的列进行点积 操作。在步骤②中将 U 矩阵中的列向量以电压的 形式从位线输入,在字线收集电流即为计算结果的 一列;在步骤③中,将 L 矩阵的行向量以电压的方 式从字线输入,在位线获得输出结果的一行。通过 该方式无须多次擦写即可实现对 C 矩阵的行或列 有选择地进行点积。该方式显著增加数据的复用, 减少写操作的次数,提高性能减少功耗。

### 3 实验结果与分析

## 3.1 实验环境

本文将所提方法实现在了基于 ReRAM 的忆

阻器阵列上,利用 HSPICE 仿真电路行为, NvSim 仿真忆阻器阵列架构的延迟与功耗,以及高级语 言 C ++ 模拟了规约与扫描原语的性能与功耗。 如表1所示,本文中的忆阻器架构包含128个 bank,每个 bank 包含 128 个计算单元,每个计算 单元包含 64 个 ReRAM 阵列, ReRAM 阵列尺寸为 32×32,每个 ReRAM 单元可存储 2 bit, DAC 精度 为2 bit。ReRAM 的读延迟为1.332 ns,写延迟为 20.362 ns,每个 ReRAM 阵列的功耗为 15.153 mW。 此外,本文还对比了十核 CPU 和 GPU 上的规约 与扫描算法,在 Inter Core i7 和 GeForce RTX 2080 硬件环境下,对 thrust 库<sup>[25]</sup>进行了性能测试。输 入数据为32位 int 型。忆阻器架构上的并行算法 可根据输入序列长度在文中展示的多个优化算法 间进行调优,即将多大长度的规约与扫描任务分 配到多少忆阻器阵列上,如何划分单个忆阻器阵 列上需处理的子段长度,如何选择合适的忆阻器 阵列级的算法等,均可根据不同情况进行选择,这 里展示不同输入参数下观测到的最佳性能。

表 1 ReRAM 架构配置

Tab. 1 Configuration of ReRAM architecture

| 组成结构          | 个数      |
|---------------|---------|
| bank          | 128     |
| 计算单元/bank     | 128     |
| ReRAM 阵列/计算单元 | 64      |
| ReRAM 阵列尺寸    | 32 × 32 |

#### 3.2 算法性能分析

本文将规约和扫描算法分别在 ReRAM 加速 架构和 GPU、CPU 上进行性能对比,共分为两组 对比实验:第一组对比总长变化的规约和扫描算 法;第二组对比总长不变情况下,子段长度变化的 分段规约和扫描算法。通过两组对比实验,可以 看到本文中所提出的算法在 ReRAM 加速架构上 所获得的良好加速效果。

理论上,对 256 长度的数据在 GPU 上实现 warp 级规约,基于 shuffle 指令的操作通常需要进 行 8 次 32 个元素规约的迭代,共需要 256 个时钟 周期,因为每个 shuffle 指令和加法需要 4 个周 期,而在 ReRAM 存算一体架构上则只需要 2 个 时钟周期。此外,基于 ReRAM 的存算一体架构 单次时钟周期的时间与功耗也较低。

如图 16 和表 2 所示,对于总长改变的扫描原语,CPU、GPU 和 ReRAM 架构的性能都随着数据段的增长而缓慢增长,而 ReRAM 架构在数据段相同的情况下,最高比 CPU 加速 75 302.82 倍,比GPU 加速 906.66 倍,CPU 平均加速 25 075.76 倍,GPU 平均加速 302.49 倍(图中横坐标为取log2 对数处理的数据总长,纵坐标为取log10 对数的每秒通量数据)。同样地,如图 17和表 3 所示,



Fig. 16 Performance comparison of scan algorithm with variable total length on CPU\_GPU and ReRAM architectures

对于总长改变的规约算法, ReRAM 架构最高比 CPU 加速 81 258.97 倍, 比 GPU 加速 454.81 倍, CPU 平均加速 30 090.39 倍, GPU 平均加速 152.38 倍。

表 2 扫描算法在 GPU 和 ReRAM 架构上性能对比

Tab. 2 Performance comparison of the scan algorithm on GPU and ReRAM architectures

| 数据长度            | GPU/s                 | ReRAM/s                | 加速比    |
|-----------------|-----------------------|------------------------|--------|
| 27              | $1.95 \times 10^{7}$  | $1.02 \times 10^{9}$   | 52.17  |
| 2 <sup>8</sup>  | $3.09 \times 10^{7}$  | $2.03 \times 10^{9}$   | 65.77  |
| 2 <sup>9</sup>  | $3.90 \times 10^{7}$  | $1.63 \times 10^{9}$   | 41.73  |
| $2^{10}$        | $1.24 \times 10^{8}$  | $3.25 \times 10^{9}$   | 26.31  |
| 211             | $2.99 \times 10^{8}$  | $6.50 \times 10^{9}$   | 21.77  |
| $2^{12}$        | $4.78 \times 10^{8}$  | $1.30 \times 10^{10}$  | 27.22  |
| 2 <sup>13</sup> | $1.02 \times 10^{9}$  | $2.60 \times 10^{10}$  | 25.40  |
| $2^{14}$        | $1.27 \times 10^{9}$  | $5.20 \times 10^{10}$  | 40.83  |
| 2 <sup>15</sup> | $3.82 \times 10^{9}$  | $1.04 \times 10^{11}$  | 27.22  |
| 2 <sup>16</sup> | $7.65 \times 10^{9}$  | $2.08 \times 10^{11}$  | 27.22  |
| 2 <sup>17</sup> | $7.52 \times 10^{9}$  | $2.60 \times 10^{11}$  | 34.59  |
| 2 <sup>18</sup> | $6.70 \times 10^{9}$  | $5.20 \times 10^{11}$  | 77.68  |
| 2 <sup>19</sup> | $1.07 \times 10^{10}$ | $1.04 \times 10^{12}$  | 96.96  |
| $2^{20}$        | $1.42 \times 10^{10}$ | $2.08 \times 10^{12}$  | 146.86 |
| 2 <sup>21</sup> | $2.45 \times 10^{10}$ | 4. $16 \times 10^{12}$ | 169.54 |
| $2^{22}$        | $3.05 \times 10^{10}$ | $8.32 \times 10^{12}$  | 273.30 |
| $2^{23}$        | $3.17 \times 10^{10}$ | $1.66 \times 10^{13}$  | 524.49 |
| $2^{24}$        | $3.67 \times 10^{10}$ | $3.33 \times 10^{13}$  | 906.66 |
| $2^{25}$        | $4.40 \times 10^{10}$ | $3.89 \times 10^{13}$  | 883.61 |
| $2^{26}$        | $4.47 \times 10^{10}$ | $3.89 \times 10^{13}$  | 869.88 |
| $2^{27}$        | $4.53 \times 10^{10}$ | $3.89 \times 10^{13}$  | 857.13 |
| $2^{28}$        | $4.47 \times 10^{10}$ | $3.89 \times 10^{13}$  | 868.84 |
| $2^{29}$        | $4.36 \times 10^{10}$ | $3.89 \times 10^{13}$  | 892.05 |



图 17 总长可变的规约算法在 CPU、GPU 和 ReRAM 架构的性能对比

Fig. 17 Performance comparison of reduction algorithm with variable total length on CPU、GPU and ReRAM architectures

#### 表 3 规约算法在 GPU 和 ReRAM 架构上性能对比

| Tab. 3 | Performance | comparison | of the reduction |
|--------|-------------|------------|------------------|
| algori | thm on GPU  | and ReRAM  | architectures    |

| 数据长度            | GPU/s                   | ReRAM/s               | 加速比    |
|-----------------|-------------------------|-----------------------|--------|
| 27              | $1.08 \times 10^{7}$    | $3.77 \times 10^{9}$  | 347.80 |
| 2 <sup>8</sup>  | 2.17 × $10^{7}$         | $5.57 \times 10^{9}$  | 257.07 |
| 2 <sup>9</sup>  | $2.89 \times 10^{7}$    | $9.31 \times 10^{9}$  | 322.50 |
| $2^{10}$        | $5.78 \times 10^{7}$    | $2.18 \times 10^{10}$ | 377.40 |
| 2 <sup>11</sup> | $1.15 \times 10^{8}$    | $5.25 \times 10^{10}$ | 454.81 |
| 2 <sup>12</sup> | $2.31 \times 10^{8}$    | $8.90 \times 10^{10}$ | 385.60 |
| 2 <sup>13</sup> | $3.46 \times 10^{8}$    | $1.44 \times 10^{11}$ | 414.92 |
| 2 <sup>14</sup> | $6.93 \times 10^{8}$    | $1.78 \times 10^{11}$ | 257.07 |
| 2 <sup>15</sup> | $1.39 \times 10^{9}$    | $2.75 \times 10^{11}$ | 198.74 |
| 2 <sup>16</sup> | $2.77 \times 10^{9}$    | $3.18 \times 10^{11}$ | 114.81 |
| 2 <sup>17</sup> | $4.44 \times 10^{9}$    | $3.22 \times 10^{11}$ | 72.64  |
| 2 <sup>18</sup> | 8.87 × $10^9$           | $3.66 \times 10^{11}$ | 41.29  |
| 2 <sup>19</sup> | $1.77 \times 10^{10}$   | $6.70 \times 10^{11}$ | 37.76  |
| $2^{20}$        | $3.55 \times 10^{10}$   | $1.18 \times 10^{12}$ | 33.14  |
| 2 <sup>21</sup> | $5.91 \times 10^{10}$   | $2.49 \times 10^{12}$ | 42.13  |
| 2 <sup>22</sup> | $1.18 \times 10^{11}$   | $4.42 \times 10^{12}$ | 37.38  |
| $2^{23}$        | $2.36 \times 10^{11}$   | $5.83 \times 10^{12}$ | 24.64  |
| $2^{24}$        | $4.73 \times 10^{11}$   | $1.12 \times 10^{13}$ | 23.76  |
| $2^{25}$        | 8.11 × 10 <sup>11</sup> | $1.66 \times 10^{13}$ | 20.49  |
| $2^{26}$        | $1.42 \times 10^{12}$   | $2.12 \times 10^{13}$ | 14.93  |
| $2^{27}$        | $2.27 \times 10^{12}$   | $2.47 \times 10^{13}$ | 10.86  |
| $2^{28}$        | $3.24 \times 10^{12}$   | $2.67 \times 10^{13}$ | 8.22   |
| $2^{29}$        | 4.13 × 10 <sup>12</sup> | $2.78 \times 10^{13}$ | 6.73   |

对于总长不变,即总长度为229的数据段,不同 分段时规约和扫描算法的性能, ReRAM 加速器都 比传统 GPU 快3~5个数量级,尤其在小分段的情 况下, ReRAM 架构可以达到4~5个数量级的加速 效果。图18为总长不变,分段 size 为2<sup>15</sup>到2<sup>28</sup>扫描 算法的性能比较,相比 GPU,最高加速比为 92 342.39倍,平均性能加速比为13 261.39倍。相 比CPU,最高加速比为34759.34倍,平均加速比为 15 925.73倍。图 19 为总长不变,分段 size 为 2<sup>15</sup>到 2<sup>28</sup>规约算法性能比较,相比 GPU 最高加速比为 367 733.57倍,平均性能加速比为 55 680.80 倍。 相比 CPU, 最高加速比为 372 421.71 倍, 平均性能 加速比为 173 853.25 倍。综上, ReRAM 架构展现 了明显的加速优势,尤其是对于分段规模较小的问 题可达到较大的性能提升效果,这类规模较小的分 段规约与扫描原语在数值计算、神经网络中具有极 为广泛的应用场景。此外,相比 GPU, ReRAM 加速 架构上的功耗减少了79%。



15

图 19

16

18

20

22

总长不变、分段长变化的规约算法在 CPU、 GPU 和 ReRAM 架构的性能对比 Fig. 19 Performance comparison of reduction algorithm with constant total length and variable segment length on CPU GPU and ReRAM architectures

分段规模

24

26

2.8

本文针对不同规模的输入序列均给出了较为 适用的方法。对于不分段的规约与扫描来说,尽可 能填满所有 ReRAM 阵列并进行迭代统筹的方式 最为高效,其所需时钟周期是16为底的对数函数 (16 为单次可运算的矩阵阶数)。当分段规模大于 等于256时,分段尺寸和交叉阵列规模也是影响计 算结果的因素。以规约为例,假设对数据总长为2\* 的序列做分段规约,分段长度为2<sup>\*</sup>,ReRAM 阵列共 M个,字段长度为16倍数的规约原语需要计算  $(2^{x-k-4}\% M+1) \times 2^{k-4}$ 次时钟周期,而字段长度为 256 倍数的规约原语则需计算(2<sup>x-k</sup>% M + 1) × (2<sup>k-8</sup>+1)次时钟周期。根据所给定字段的长度和 个数,可利用公式快速定位最优算法。对于分段尺 寸较小的情况,例如子段长为32、64等,采用字段 长度为16倍数的规约原语会获得较好的性能,而 对于较大的分段规模,如512、1024等,则是利用 256 倍数的计算方式较为高效。此外,还可根据情 况对文中的不同算法进行组合。

### 4 结论

规约与扫描是并行计算中的核心原语,对科学 计算、机器学习等诸多应用均具有显著的性能影 响。本文面向忆阻器阵列的存算一体架构,首次将 规约与扫描以矩阵向量乘的形式实现并映射到忆 阻器阵列上,提出将任意长度的输入序列映射到固 定尺寸的忆阻器阵列上的多种高效算法,以及与之 相适应的电路设计与存算一体架构,尽可能地实现 数据重用,避免写操作,实现了软硬件协同设计。 此外,还对不同尺寸的输入序列选择何种算法可达 到最优性能进行了仿真与分析。与 GPU 上的实现 相比,所提算法实现了多个数量级的性能提高,对于 总长不变的分段规约与扫描,性能最高可加速 5 个 数量级;总长改变的情况下,规约最高可加速 454.81 倍,平均加速可达 152.38 倍,扫描最高可加速 906.66 倍,平均加速可达 152.49 倍,同时降低了 79% 的功耗。

# 参考文献(References)

- [1] NVIDIA Corporation & Affiliates. CUDA toolkit documentation[EB/OL]. [2021 - 11 - 14]. https://docs. nvidia.com/cuda/cub/index.html.
- [2] HARRIS M, SENGUPTA S, OWENS J D. Parallel prefix sum (scan) with CUDA [M]//Nguyen H. GPU Gems 3. New Jersey: Addison Wesley, 2007: 851-876.
- [3] YAN S G, LONG G P, ZHANG Y Q. StreamScan: fast scan algorithms for GPUs without global barrier synchronization[C]// Proceedings of the 18th ACM SIGPLAN Symposium on Principles and Practice of Parallel Programming, 2013: 229 – 238.
- [4] WANG X Y, YANG J L, ZHAO Y L, et al. TCIM: triangle counting acceleration with processing-in-MRAM architecture[C]// Proceedings of 57th ACM/IEEE Design Automation Conference, 2020: 1-6.
- [5] DOTSENKO Y, GOVINDARAJU N K, SLOAN P P, et al. Fast scan algorithms on graphics processors [C]//Proceedings of the 22nd Annual International Conference on Supercomputing, 2008: 205 – 213.
- [6] SENGUPTA S, HARRIS M, ZHANG Y, et al. Scan primitives for GPU computing [C]//Proceedings of the 22nd ACM SIGGRAPH/EUROGRAPHICS Symposium on Graphics Hardware, 2007: 97 - 106.
- [7] LONG Y, NA T, MUKHOPADHYAY S. ReRAM-based processing-in-memory architecture for recurrent neural network acceleration [J]. IEEE Transactions on Very Large Scale Integration Systems, 2018, 26(12): 2781-2794.
- [8] YANG X X, YAN B N, LI H, et al. ReTransformer: ReRAM-based processing-in-memory architecture for transformer acceleration [C]//Proceedings of IEEE/ACM International Conference on Computer Aided Design, 2020; 1-9.
- [9] 陈怡然,李海,陈逸中,等.神经形态计算发展现状与展望[J].人工智能,2018,5(2):46-58.
  CHEN Y R, LI H, CHEN Y Z, et al. Current status and prospects of neuromorphic computing[J]. AI-View, 2018, 5(2):46-58. (in Chinese)
- [10] 季宇, 张悠慧, 郑纬民. 基于忆阻器的近似计算方法[J].

清华大学学报(自然科学版), 2021, 61(6): 610-617. JI Y, ZHANG Y H, ZHENG W M. Approximate computing method based on memristors [J]. Journal of Tsinghua University (Science and Technology), 2021, 61(6): 610-617. (in Chinese)

- [11] LI S C, XU C, ZOU Q S, et al. Pinatubo: a processing-inmemory architecture for bulk bitwise operations in emerging non-volatile memories [C]//Proceedings of 53nd ACM/ EDAC/IEEE Design Automation Conference, 2016: 1-6.
- [12] ANKIT A, HAJJ I E, CHALAMALASETTI S R, et al. PANTHER: a programmable architecture for neural network training harnessing energy-efficient ReRAM [J]. IEEE Transactions on Computers, 2020, 69(8): 1128 – 1142.
- [13] JI H N, LU S B, HOU K X, et al. Segmented merge: a new primitive for parallel sparse matrix computations [J]. International Journal of Parallel Programming, 2021, 49(5): 732 744.
- [14] DAKKAK A, LI C, XIONG J J, et al. Accelerating reduction and scan using tensor core units [C]//Proceedings of the ACM International Conference on Supercomputing, 2019: 46-57.
- [15] SONG L H, ZHUO Y W, QIAN X H, et al. GraphR: accelerating graph processing using ReRAM [C ]// Proceedings of IEEE International Symposium on High Performance Computer Architecture, 2018: 531-543.
- [16] IPEK E. Memristive accelerators for dense and sparse linear algebra; from machine learning to high-performance scientific computing[J]. IEEE Micro, 2019, 39(1); 58-61.
- [17] CHI P, LI S C, XU C, et al. PRIME: a novel processing-inmemory architecture for neural network computation in ReRAM-based main memory [C]//Proceedings of ACM/ IEEE 43rd Annual International Symposium on Computer Architecture, 2016: 27 – 39.
- [18] SONG L H, QIAN X H, LI H, et al. PipeLayer: a pipelined ReRAM-based accelerator for deep learning[C]//Proceedings of IEEE International Symposium on High Performance Computer Architecture, 2017: 541-552.
- [19] HE Y T, WANG Y, ZHAO X D, et al. Towards state-aware computation in ReRAM neural networks [C]//Proceedings of 57th ACM/IEEE Design Automation Conference, 2020; 1-6.
- [20] LOU Q, WEN W J, JIANG L. 3DICT: a reliable and QoS capable mobile process-in-memory architecture for lookupbased CNNs in 3D XPoint ReRAMs [C]//Proceedings of IEEE/ACM International Conference on Computer-Aided Design, 2018: 1-8.
- [21] DAI G H, HUANG T H, CHI Y Z, et al. GraphH: a processing-in-memory architecture for large-scale graph processing[J]. IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems, 2019, 38(4): 640-653.
- [22] HUANG Y, ZHENG L, LIAO X F, et al. RAGra: leveraging monolithic 3D ReRAM for massively-parallel graph processing[C]//Proceedings of Design, Automation & Test in Europe Conference & Exhibition, 2019: 1273 – 1276.
- [23] NAI L F, HADIDI R, SIM J, et al. GraphPIM: enabling instruction-level PIM offloading in graph computing frameworks [ C ]// Proceedings of IEEE International Symposium on High Performance Computer Architecture, 2017: 457-468.
- [24] QIN Y F, BAO H, WANG F, et al. Recent progress on memristive convolutional neural networks for edge intelligence[J]. Advanced Intelligent Systems, 2020, 2(11): 202000114.
- [25] BELL N, HOEROCK J. Thrust: a productivity-oriented library for CUDA [M]//HWU W M W. GPU Computing Gems Jade Edition. San Francisco: Morgan Kaufmann Publishers, 2011: 359 - 371.