用FPGA 实现先行进位单元阵列除法器
DOI:
作者:
作者单位:

作者简介:

通讯作者:

中图分类号:

基金项目:


The Realization of Precedent Cellular Arrays Divider by Means of FPGA
Author:
Affiliation:

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    介绍了用FPGA 实现先行进位单元阵列除法器的原理及方法。本除法器在速度上不仅较软件方法快近十倍, 而且较传统的硬件除法器有很大的提高; 同时, 利用FPGA 设计技术, 将本除法器集成在一单片的FPGA 器件上, 从而为高速处理模块的实现提供了一条十分有效的途径。

    Abstract:

    The theory and method of precedent cellular arrays divider by means of FPGA are introduced. The divider is not only almost ten times faster than the software method, but also faster than the hardware divider; at the same time, the divider is integrated into one chip by means of FPGA technology. This provides a very effect access to realizing the high-speed processing module.

    参考文献
    相似文献
    引证文献
引用本文

郝建新,谢剑斌.用FPGA 实现先行进位单元阵列除法器[J].国防科技大学学报,1997,19(1):66-70.
Hao Jianxin, Xie Jianbin. The Realization of Precedent Cellular Arrays Divider by Means of FPGA[J]. Journal of National University of Defense Technology,1997,19(1):66-70.

复制
分享
文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:1995-10-06
  • 最后修改日期:
  • 录用日期:
  • 在线发布日期: 2014-05-28
  • 出版日期:
文章二维码