采用S-Tag的M-DSP片上存储DMA访问优化
作者:
作者单位:

作者简介:

通讯作者:

中图分类号:

基金项目:

国家自然科学基金资助项目(61402499,61402500,61602493)


S-Tag based DMA optimization for on-chip memory in M-DSP
Author:
Affiliation:

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    针对自主设计的M-DSP,提出并设计实现了一种基于Tag副本(S-Tag)的片上SRAM DMA访问数据相关性维护机制,该机制以流水化方式实现,在基本对CPU无打扰的前提下,有效支撑了DMA数据的无阻塞传递。仿真和芯片实测结果表明,该机制硬件开销较小,并在有效带宽和带宽利用率上均优于已有典型同类芯片。

    Abstract:

    The S-Tag (Shadow Tag) mechanism of SRAM(static random access memory) data consistency maintaining for DMA(direct memory access) accessing was proposed for the independent design of MDSP(multi-core digital signal processor). The pipelining implementation can efficiently support DMA nonblocking data transfer, and release the CPU. Experimental results and tests in real chips show that the proposed mechanism outperforms the state-of-art ones with respect to bandwidth and bandwidth utilization while keeping relatively lower hardware cost.

    参考文献
    相似文献
    引证文献
引用本文

鲁建壮,孙书为,陈胜刚,等.采用S-Tag的M-DSP片上存储DMA访问优化[J].国防科技大学学报,2018,40(6):112-117.
LU Jianzhuang, SUN Shuwei, CHEN Shenggang, et al. S-Tag based DMA optimization for on-chip memory in M-DSP[J]. Journal of National University of Defense Technology,2018,40(6):112-117.

复制
分享
文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:2017-09-16
  • 最后修改日期:
  • 录用日期:
  • 在线发布日期: 2019-01-17
  • 出版日期: 2018-12-28
文章二维码